Toshiba готовит терабайтные чипы NAND
Японская компания Toshiba сообщает о начале опытного производства продуктов на основе памяти NAND третьего поколения.
Новые 512 гигабитные чипы построены из 64 слоёв по технологии трёхуровневых ячеек хранящих по три бита на ячейку (TLC). Эти чипы станут частью модельного ряда продуктов BiCS FLASH.
Сейчас компания начала поставки опытных чипов объёмом 512 Гб, а их массовое производство компания начнёт во втором полугодии.
Новый флеш продукт обладает на 65% большей ёмкостью, по сравнению с прошлым поколением, в котором использовались 48 слоёв ячеек NAND. В дополнение к 512 Гб устройства линейка Toshiba BiCS FLASH будет включать 64-слойные 256 Гб решения, которые уже находятся в массовом производстве.
По словам Скотта Нельсона, старшего вице-президента подразделения памяти TAEC, «представление нами третьего поколения BiCS FLASH в паре с крупнейшим в промышленности 1 ТБ чипом заметно укрепляет наши позиции в качестве передового решения в области памяти, и мы продолжим развивать нашу 3D технологию для соответствия постоянно возрастающим требованиям рынка к объёму хранимых данных».
Таким образом, компания планирует выпустить по этой технологии микросхему, объёмом 1 ТБ.
Чип будет использоваться в накопителях для ЦОД, а также найдёт себе место в SSD продуктах, а значит, он будет достаточно дёшев для использования в игровых системах хай-энд уровня.