Новости про 10 нм, 5 нм, 7 нм и производство

2 нм могут оказаться невыгодными

В ходе мероприятия группы Synopsys, прошедшего в Санта Кларе, Калифорния, прозвучали слова сомнения о возможности перехода полупроводниковой промышленности на 2 нм нормы производства в будущем, поскольку этот переход вряд ли будет экономически целесообразным.

Конечно, инженеры видят способы уменьшения транзисторов до 5 нм, 3 нм и даже 2 нм, но некоторые сомневаются в коммерческой эффективности этих переходов. Пока об этом говорить слишком рано, но повышение сложности и рост затрат на всё уменьшающиеся чипы может означать, что даже 5 нм процесс окажется экономически нецелесообразным.

Дорожная карта уменьшения размеров транзисторов в микросхемах

«Прирост производительности в 16%, полученный при переходе на 10 нм, теряется при переходе на 7 нм по причине сопротивления в металлических дорожках. Энергосбережение, возросшее на 30% при 10 нм, при переходе на 7 нм возрастёт на 10—20%, а площадь кристалла, уменьшившаяся на 37% при 10 нм сократится на 20—30% с переходом на 7 нм», — заявил Пол Пензес, старший директор технологической команды Qualcomm.

«Площадь по-прежнему уменьшается на хорошую двухзначную величину, но скрытые затраты возрастают, означая, что реальные преимущества в стоимости и прочие улучшения начинают снижаться… И не ясно, что останется на 5 нм», — добавил Пензес, допустив, что 5 нм процесс может стать единственным улучшением после 7 нм.

TSMC готовит 5 нм технологию через два года, после 7 нм

Компания TSMC сообщила о том, что будет готова начать производство микросхем с размером элементов 5 нм через два года, после освоения 7 нм технологии.

При этом начать выпуск чипов по 7 нм нормам фирма планирует начать уже в 2018 году. Такую информацию распространил в ходе встречи с инвесторами соисполнительный директор Марк Лиу. При этом идёт ли речь об опытном, или о массовом производстве, директор не уточнил.

Также глава отметил, что TSMC уже занимается исследованиями, направленными на 5 нм технологию производства уже в течение года, добавив, что технология будет готова к запуску в первой половине 2020 года.

Отмечается, что выпускаться 5 нм микросхемы будут при помощи экстремальной ультрафиолетовой литографии (EUV): «мы добились значительного прогресса с EUV для подготовки к внедрению, подобному 5 нм».

Что касается 10 нм, то компания отметила, что уже в первом квартале этого года она будет готова отпечатать микросхемы на заказ. Новая версия 16 нм FCC, менее энергоёмкая и менее дорогая версия 16 нм FinFET, будет готова для массового производства также в первом квартале.

В дополнение компания отметила, что во втором квартале 2016 года TSMC внедрит новую более плотную технологию пакетирования InFO, которая найдёт применение у крупных заказчиков. «Мы не ожидаем распространения среди большого числа заказчиков. Правда, мы ожидаем нескольких очень больших заказчиков». Одним из первых заказчиков продукции по технологии InFO станет Apple.